题目内容
(请给出正确答案)
[主观题]
分别用相关器件和VHDL语言设计一个可控同步计数器,要求: 在M=0时,按加1顺序(0→1→2→…)计数,
分别用相关器件和VHDL语言设计一个可控同步计数器,要求: 在M=0时,按加1顺序(0→1→2→…)计数,并实现模5计数器;在M=1时,按加2顺序(0→2→4→1→…)计数,并实现模5计数器。
提问人:网友cocu0989
发布时间:2022-01-06
分别用相关器件和VHDL语言设计一个可控同步计数器,要求: 在M=0时,按加1顺序(0→1→2→…)计数,并实现模5计数器;在M=1时,按加2顺序(0→2→4→1→…)计数,并实现模5计数器。
设计一个可控同步计数器,M1、M2为控制信号,要求:
(1)M1M2=00时,维持原状态;
(2)M1M2=01时,实现模2计数;
(3)M1M2=10时,实现模4计数;
(4)M1M2=11时,实现模8计数。
一个时序电路有两个输入端X1和X2,两个输出端Z1和Z2。当连续输入两个X1脉冲时,Z1有输出;当连续输入3个X1脉冲时,Z2有输出;此外,当两个或多个X2脉冲连续输入时,将同时有Z1和Z2输出;其他输入组合时,输出Z1和Z2均为0,假定X1、X2不能同时出现,试根据题意建立状态图。
y1(t)=e-t+cos(πt),t≥0
若初始状态不变,激励为2f(t)时,其全响应为
y2(t)=2cos(πt),t≥0
求初始状态不变而激励为3f(t)时系统的全响应。
为了保护您的账号安全,请在“简答题”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!