题目内容 (请给出正确答案)
[主观题]

下降沿脉冲输出是()。

下降沿脉冲输出是()。

A、PLS

B、PLF

C、SET

D、RST

提问人:网友zsx19951120 发布时间:2022-01-07
参考答案
查看官方参考答案
如搜索结果不匹配,请 联系老师 获取答案
更多“下降沿脉冲输出是()。”相关的问题
第1题
常用四2输入与非门集成电路的型号是()。

A. 74LS08

B. 74LS32

C. 74LS00

D. 74LS86

点击查看答案
第2题
一片74LS00芯片中集成了几个二输入的与非门?

A、1

B、2

C、3

D、4

点击查看答案
第3题
维持阻塞型D触发器的状态由CP()时D的状态决定。

A. 上升沿

B. 下降沿

C. 高电平

D. 低电平

点击查看答案
第4题
D触发器的D输入端为1,输出端Q为0时,当CP脉冲有一个有效边沿信号时,D触发器的输出信号为( )

A、0

B、1

C、0或者1

D、以上都不正确

点击查看答案
第5题
集成单稳态触发器74LS121电路结构如下图,该触发器的输出端稳态为 。

A、0

B、1

C、不确定

D、1或0

点击查看答案
第6题
下降沿触发器边沿 JK 触发器 CT74LS112 的R D ’ =1,S D ’=1,且 J=1,K=1 时,如时钟脉冲 CP 输入频率为 100kHz 的方波,则Q 端输出脉冲的频率为()
A.110kHz

B.55kHz

C.50kHz

D.220kHz

点击查看答案
第7题
T触发器的输出状态是在CP脉冲的()到来时改变。

A. 上升沿

B. 下降沿

C. 高电平

D. 低电平

点击查看答案
第8题
由555集成定时器组成的电路如图E.6所示,R1 =200kΩ,R2 =50kΩ,C=50 μF。输出电压uO为高电平的时间是( )。 A.8.75 s B.4.75 s C.7.45 s D.6.45 s

A、8.75 s

B、4.75 s

C、7.45 s

D、6.45 s

点击查看答案
第9题
1/O口中断包括_________。
A、上升沿中断

B、下降沿中断

C、高速计数器中断

D、脉冲串输出中断

点击查看答案
账号:
你好,尊敬的用户
复制账号
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改
欢迎分享答案

为鼓励登录用户提交答案,简答题每个月将会抽取一批参与作答的用户给予奖励,具体奖励活动请关注官方微信公众号:简答题

简答题官方微信公众号

警告:系统检测到您的账号存在安全风险

为了保护您的账号安全,请在“简答题”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!

微信搜一搜
简答题
点击打开微信
警告:系统检测到您的账号存在安全风险
抱歉,您的账号因涉嫌违反简答题购买须知被冻结。您可在“简答题”微信公众号中的“官网服务”-“账号解封申请”申请解封,或联系客服
微信搜一搜
简答题
点击打开微信