根据CPU内部存储器操作数的区别,可以把指令集体系结构分为三类,分别是堆栈、累加器和寄存器集,下
A.短指令也能获得良好的代码密度
B.对于代码的产生有最通用的模型
C.表达式采用逆波兰式表示法具有简单的求解模型
D.机器的内部状态很少
A.短指令也能获得良好的代码密度
B.对于代码的产生有最通用的模型
C.表达式采用逆波兰式表示法具有简单的求解模型
D.机器的内部状态很少
A.堆栈与累加器
B.堆栈与寄存器集
C.累加器集
D.累加器与通用寄存器
(1)新增加字符数据类型和若干条字符处理指令,以支持事务处理程序的编译。
(2)为增强中断处理功能,将中断分级由原来的4级增加到5级,并重新调整中断响应的优先次序。
(3)在CPU和主存之间增设Cache存储器,以克服因主存访问速率过低而造成的系统性能瓶颈。
(4)为解决计算误差较大,将机器中浮点数的下溢处理方法由原来的恒置“1”法,改为用ROM存取下溢处理结果的查表舍入法。
(5)为增加寻址灵活性和减少平均指令字长,将原等长操作码指令改为有3类不同码长的扩展操作码;将源操作数寻址方式由操作码指明改成如VAX-11那种设寻址方式位字段指明。
(6)将CPU与主存间的数据通路宽度由16位扩展成32位,以加快主机内部信息的传送。
(7)为减少公用总路线的使用冲突,将单总线改为双总线。
(8)把原0号通用寄存器改作堆栈指示器。
下列各叙述中正确的命题是()。
I.在取指周期中也可能从内存取到操作数
Ⅱ.CPU的访存时间是由存储器的容量决定的,存储容量越大,访存时间就越长
Ⅲ.在主存与Cache之间的直接映射方式下,不采用替换策略也可以实现正确的块替换
Ⅳ.动态存储器的读操作也具有刷新的功能
A.I、Ⅱ、Ill
B.I、Ⅱ、Ⅳ
C.Ⅱ、Ⅲ、Ⅳ
D.I、Ⅲ、Ⅳ
A.向数据存储器写一个操作数
B.从数据存储器中读一个操作数
C.向数据存储器写两个操作数
D.从数据存储器中读两个操作数
CPU向存储器写入一个操作数时,在执行周期内,首先发出的信号是()。
A.操作数
B.地址码
C.读命令
D.写命令
CPU向存储器写入一个操作数时,在执行周期时,首先发出的信号是______。
A.操作数
B.地址码
C.读命令
D.写命令
A.单片集成的微处理器,芯片内部一般包括CPU、存储器和外设接口三个部分
B.CPU的主要作用是把用户的程序写入程序存储器
C.一般通过串行总线从存储器中读取程序
D.三总线结构包括数据、地址和控制总线
为了保护您的账号安全,请在“简答题”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!