题目内容 (请给出正确答案)
[主观题]

自上而下的设计方法是现根据电路结构将电路按照功能生成不同模块,用电路模块符号代表子电路图母图,然后根据母图中电路模块符号生成子原理图,再详细画子图,先总体后细化。

提问人:网友zzjai0558 发布时间:2022-01-07
参考答案
  抱歉!暂无答案,正在努力更新中……
如搜索结果不匹配,请 联系老师 获取答案
更多“自上而下的设计方法是现根据电路结构将电路按照功能生成不同模块…”相关的问题
第1题
创建好子电路原理图后,新建一张新的原理图,然后执行菜单命令【设计】→【HDL文件或图纸生成图表符】,选择子电路原理图,可以生成子电路模块。
点击查看答案
第2题
自下而上层次电路设计就是先设计子模块电路后设计主模块电路的设计方法。
点击查看答案
第3题
所谓自上而下设计,就是按照系统设计的思想,首先对系统最上层进行()划分,设计包含子图符号的()(方块图),表示系统最上层()(方块图)之间的电路连接关系,接下来分别对系统模块图中的各功能模块进行详细设计,分别细化各个功能模块的()实现(子图)。
点击查看答案
第4题
主图设计完成后,可以通过执行菜单命令【设计】→【产生图纸】,然后移动光标到模块电路产生相应的子图。
点击查看答案
第5题
【填空题】层次电路原理图的设计理念是按照电路的功能划分模块,将整体电路分割成若干功能模块,如有必要还可以细分,这样一层一层划分下去,形成一个 结构的原理图集合。
点击查看答案
第6题
电路图:用符号表示电路连接的图叫电路图。()
点击查看答案
第7题
执行菜单命令【设计】→【HDL文件或图纸生成图表符】生成的子电路模块,当其周围出现绿色边框时,拖动绿色边框即可调整模块的尺寸。
点击查看答案
第8题
【单选题】扩展模块是为专门增加PLC的控制功能而设计的,一般扩展模块内 没有() 。

A.CPU

B.输出接口电路

C.输入接口电路

D.链接接口电路

点击查看答案
第9题
用国家统一规定的符号来表示电路连接情况的图称为电路图。
点击查看答案
第10题
摇摆钟电路设计 子项目一:摇摆钟电路层次原理图绘制(4...

摇摆钟电路设计 子项目一:摇摆钟电路层次原理图绘制(40分) 摇摆钟电路的电路原理图如图6-30所示。 (a) (b) (c) 图6-30 摇摆钟电路原理图 (a)放大模块;(b)时钟模块;(c)控制模块 把图6-30画成层次电路图,分成三大子模块,如图6-31所示。 图6-31 层次原理图结构 任务一:新建项目文件(4分) 新建一个项目文件“摇摆钟电路.PrjPCB”。 任务二:新建母图原理图(4分) 新建原理图文件“摇摆钟电路-母图.SchDoc”。 任务三:绘制母图原理图(12分) Step1放置方块电路,如图6-32所示。 图6-32 放置方块电路端口 图6-33 放置方框电路 Step2放置方块电路端口,如图6-33所示,端口属性见表6-6。 表6-6 方块电路端口属性 控制 Name I/O Type Style 控制模块 AD0~AD7 Input Top INT0 Input Top Input Top Output Top ALE Output Top 放大模块 INT0 Output Bottom 时钟模块 AD0~AD7 Output Bottom Output Bottom Input Bottom ALE Input Bottom Step3连线。根据方块电路的电气连接关系,用导线将方块电路端口连接起来,如图6-34所示。 图6-34完成后的母图 任务四:新建子图原理图文件(6分) 通过母图生成子图文件:控制模块.SCHDOC,放大模块.SCHDOC,时钟模块.SCHDOC。 任务五:绘制子图原理图(14分) Step1加载元件库。“Miscellaneous Devices.IntLib”、“Miscellaneous Connectors.IntLib”、“Dallas Peripheral Real Time Clock.IntLib”、“ST Operational Amplifier.IntLib”、“Philips Microcontroller 8-Bit.IntLib”和“Capacitor Polar Radical Cylinder.Pcblib”。 Step2绘制放大模块电路。放大电路如图6-30(a)所示,元件属性见表6-7。 表6-7放大模块电路元件属性 Library Ref (元件库名称) Library (库) Designator (元件标识) Footprint (封装) Comment (注释) Value (值) LM324AN ST Operational Amplifier.IntLib U3 DIP14 LM324AN Res2 Miscellaneous Devices.IntLib R3 AXIAL-0.3 10OK Res2 R4-R5 AXIAL-0.3 5.6K Res2 R6 AXIAL-0.3 1M Res2 R7 AXIAL-0.3 3.9K Res2 R8 AXIAL-0.3 1M Res2 R9 AXIAL-0.3 33K Res2 R10 AXIAL-0.3 2.2K Cap C8 RAD-0.1 330nF XTAL U4 CAPR5-4X5 压电陶瓷片 Step3绘制时钟模块电路。时钟模块电路如图6-30(b)所示,元件属见表6-8。 表6-8 时钟模块电路元件属性 Library Ref (元件库名称) Library (库) Designator (元件标识) Footprint (封装) Comment (注释) Value (值) DS12887 Dallas Peripheral Real Time Clock.IntLib U5 ENDIP24A DS12887 Step4绘制控制模块电路。控制模块电路如图6-30(c)所示,元件属性参考表6-9。 表6-9控制模块元件属性 Library Ref (元件库名称) Library (库) Designator (元件标识) Footprint (封装) Comment (注释) Value (值) P80C52SBPN Philips Microcontroller 8-Bit.IntLib U2 SOT129-1 AT89S52 Volt Reg Miscellaneous Devices.IntLib U1 TO-220-AB LM7805 Cap C2,C4 RAD-0.1 104 Cap Pol1 C1,C3 CAPPR1.5-4x5 47uF Cap C5,C6 RAD-0.1 22pF Cap Pol1 C7 CAPPR1.5-4x5 10uF XTAL Y1 RAD-0.2 12M SW-PB S1-S3 DPST-4 Res2 R1 AXIAL-0.3 10K Res2 R11-R18 AXIAL-0.3 330 LED0 DS1-DS8 CAPPR1.5-4x5 Header 2 Miscellaneous Connectors.IntLib P1 HDR1X2 Header 2 子项目二:摇摆钟电路PCB制作(60分) 任务一:新建PCB文件(16分) 利用向导新建一个PCB文件“摇摆钟电路.PcbDoc”。要求: (1)单位选择“Metric”。 (2)设置电路板形状为方形,电路板尺寸71mm×76mm,放置尺寸的层为机械层4,尺寸标准线宽和禁止布线边界线宽为0.3mm,禁止布线与板子边界的距离为2mm,并且只显示尺寸标注。 (3)选择电路板层。信号层为2层,内部电源层为0。 (4)选择过孔风格。只显示通孔。 (5)选择元件和布线逻辑。选择通孔元件。 任务二:加载网络表并手工布局(16分) 任务三:设置布线规则(10分) (1)线宽规则。①独立电源部分线宽为1.2mm,独立区域布线;②设定VCC网络的线宽为0.8mm,GND网络的线宽为1.2mm;③其余信号线线宽为0.3mm;④并设定GND的优先级最高,VCC,C1-1依次降低,其余信号线优先级最低。 (2)布线层规则。选中Bottom Layer和Top Layer,双面布线。 (3)布线拐角模式:Rounded圆角;其它规则选择默认。 任务四:自动布线(8分) Step1采用局部布线法布独立电源区域。 Step2采用网络布线法布电源和地线。 Step3采用全局布线自动布线。 任务五:泪滴化焊盘(4分) 给电路图中所有焊盘补泪滴。 任务六:覆铜(6分) 给电路板顶层和底层都覆铜,并且与地线相连。

点击查看答案
账号:
你好,尊敬的用户
复制账号
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改
欢迎分享答案

为鼓励登录用户提交答案,简答题每个月将会抽取一批参与作答的用户给予奖励,具体奖励活动请关注官方微信公众号:简答题

简答题官方微信公众号

警告:系统检测到您的账号存在安全风险

为了保护您的账号安全,请在“简答题”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!

微信搜一搜
简答题
点击打开微信
警告:系统检测到您的账号存在安全风险
抱歉,您的账号因涉嫌违反简答题购买须知被冻结。您可在“简答题”微信公众号中的“官网服务”-“账号解封申请”申请解封,或联系客服
微信搜一搜
简答题
点击打开微信