题目内容 (请给出正确答案)
[主观题]

高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为4块,每块1MB,主存容量为

256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为(1)%。若地址变换表中相联存储器的88H对应的cache块号为01B,则主存地址为8888888H时,高速缓存地址为(2)。

(1)

A.90

B.95

C.97

D.99

提问人:网友fisheatscats 发布时间:2022-01-06
参考答案
查看官方参考答案
如搜索结果不匹配,请 联系老师 获取答案
更多“高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的…”相关的问题
第1题
某计算机主存按字节编址,主存与高速缓存Cache的地址变换采用组相联映像方式(即组内全相联,组间直

某计算机主存按字节编址,主存与高速缓存Cache的地址变换采用组相联映像方式(即组内全相联,组间直接映像)。高速缓存分为2组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为(2)bit。每次参与比较的存储单元为(3)个。

A.4×10bit

B.4×11bit

C.8×10bit

D.8×11bit

点击查看答案
第2题
某计算机主存按字节编址,主存与高速缓存cache的地址变换采用组相联映像方式(即组内全相联,组间直

某计算机主存按字节编址,主存与高速缓存cache的地址变换采用组相联映像方式(即组内全相联,组间直接映像)。高速缓存分为1组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为(79)。每次参与比较的存储单元为(80)个。

A.4×10bit

B.8×10bit

C.4×11bit

D.8×11bit

点击查看答案
第3题
某计算机主存按字节编址,主存与高速缓存cache的地址变换采用组相联映像方式(即组内全相联,组间直接映像)。高速缓存分为2组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为(14)。每次参与比较的存储单元为(15)个。

A.4×10bit

B.8×10bit

C.4×11bit

D.8×11bit

点击查看答案
第4题
已知某高速缓存Cache 采用组相联映像方式,即组间直接映像,组内全相联映像。假设主存容量为4096块,每块256字节。高速缓存包含32块,分8组,每组4块。高速缓存的地址变换表应包含(48)个存储单元;每个存储单元应能存放(49)位二进制数;每次参与相联比较的是(50)个存储单元。

A.8

B.16

C.32

D.48

点击查看答案
第5题
某计算机主存按字节编址,主存与高速缓存Cache的地址变换采用组相联映像方式(即组内全相联,组问直

某计算机主存按字节编址,主存与高速缓存Cache的地址变换采用组相联映像方式(即组内全相联,组问直接映像)。高速缓存分为2组,每组包含4块,块的大小为512B,主存容量为1MB。构成高速缓存的地址变换表相联存储器容量为 (1)bit。每次参与比较的存储单元为(2)个。

(1)

A.4×10bit

B.8×10bit

C.4×11bit

D.8×11bit

点击查看答案
第6题
已知某高速缓存cache采用组相联映像方式,即组间直接映像,组内全相联映像。假设主存容量为4096块,
每块256B,高速缓存包含32块,分8组,每组4块。高速缓存的地址变换表应包含(72)个存储单元;每个存储单元应能存放(73)位二进制数;每次参与相联比较的是(74)个存储单元。

A.8

B.16

C.32

D.48

点击查看答案
第7题
已知某高速缓存(Cache采用组相联映像方式,即组问直接映像,组内全相联映像。假设主存容量为4096块,

已知某高速缓存(Cache采用组相联映像方式,即组问直接映像,组内全相联映像。假设主存容量为4096块,每块256字节,高速缓存包含32块,分8组,每组4块。高速缓存的地址变换表应包含(1)个存储单元;每个存储单元应能存放(2)位二进制数;每次参与相联比较的是(3)个存储单元。

(1)

A.8

B.16

C.32

D.48

点击查看答案
第8题
在“主存-cache”存储体系中,下列说法正确的是()

A.除了cache容量和块的大小,地址相联方式和替换策略也会影响cache的命中率;

B.在速度要求较高的场合采用直接映像,在速度要求较低的场合采用组相联或全相联;

C.cache设计的主要目标是在不考虑成本的情况下达到最高的命中率,使存储系统具有最短的平均访问时间;

D.cache的性能只与命中率有关;

点击查看答案
第9题
为了提高访存速度,在CPU与cache之间设置一个高速小容量的cache,存放正在执行的程序段,有效地提高
了读存速度。写存时为了保持写入cache单元的内容与主存单元内容一致,通常采用两种方法(1)和(2).

A.写直达法

B.直接地址映像法

C.写回法

D.全相联地址映像法

点击查看答案
第10题
主存与Cache的地址映射方式中,()方式可以实现主存任意一块装入Cache中任意位置,只有装满才需要替
换。

A.全相联

B.直接映射

C.组相联

D.串并联

点击查看答案
账号:
你好,尊敬的用户
复制账号
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改
欢迎分享答案

为鼓励登录用户提交答案,简答题每个月将会抽取一批参与作答的用户给予奖励,具体奖励活动请关注官方微信公众号:简答题

简答题官方微信公众号

警告:系统检测到您的账号存在安全风险

为了保护您的账号安全,请在“简答题”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!

微信搜一搜
简答题
点击打开微信
警告:系统检测到您的账号存在安全风险
抱歉,您的账号因涉嫌违反简答题购买须知被冻结。您可在“简答题”微信公众号中的“官网服务”-“账号解封申请”申请解封,或联系客服
微信搜一搜
简答题
点击打开微信